Jérôme QUEVREMONT
RISC-V and open hardware project leader
Thales
Jérôme Quévremont est diplômé de Télécom Bretagne, maintenant IMT Atlantique, en 1995. Après avoir développé des circuits intégrés de télécommunications et de sécurité chez Texas Instruments et Thales, il a piloté chez Thales un laboratoire spécialisé dans les circuits intégrés sécurisés. En mars 2020, il a rejoint Thales Research & Technology dans le rôle d’architecte et de chef de projet dans le domaine du RISC-V et du matériel ouvert (open-source hardware), avec un intérêt particulier pour le calcul efficace embarqué, la sûreté de fonctionnement et la sécurité. Au sein de l’OpenHW Group, il pilote le projet de cœur de processeur open-source CVA6, compatible de la spécification RISC-V. Il co-préside également le Technical work group à l’OpenHW Group.